- 相关推荐
电子技术面试试题及答案
在日常学习、工作生活中,我们或多或少都会接触到试题,借助试题可以更好地对被考核者的知识才能进行考察测验。你知道什么样的试题才能切实地帮助到我们吗?下面是小编为大家收集的电子技术面试试题及答案,仅供参考,大家一起来看看吧。
电子技术面试试题及答案 1
1、 基尔霍夫定理的内容是什么?
基尔霍夫定律包括电流定律和电压定律
电流定律:在集总电路中,任何时刻,对任一节点,所有流出节点的支路电流的代数和恒等于零。
电压定律:在集总电路中,任何时刻,沿任一回路,所有支路电压的代数和恒等于零。
2、描述反馈电路的概念,列举他们的应用。反馈,就是在电子系统中,把输出回路中的电量输入到输入回路中去。反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。
电压负反馈的特点:电路的输出电压趋向于维持恒定。
电流负反馈的特点:电路的输出电流趋向于维持恒定。
3、有源滤波器和无源滤波器的区别
无源滤波器:这种电路主要有无源元件R、L和C组成
有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。
集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。
数字电路
1、同步电路和异步电路的区别是什么?
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。
2、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?
将两个门电路的输出端并联以实现与逻辑的功能成为线与。
在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。
由于不用OC门可能使灌电流过大,而烧坏逻辑门。
3、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA2003.11.06上海笔试试题)
Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。
建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
4、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。
产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。
解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
5、名词:SRAM、SSRAM、SDRAM
SRAM:静态RAM
DRAM:动态RAM
SSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。它的一种类型的SRAM。SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。
SDRAM:Synchronous DRAM同步动态随机存储器
6、FPGA和ASIC的概念,他们的区别。(未知)
答案:FPGA是可编程ASIC。
ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与 门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。
7、什么叫做OTP片、掩膜片,两者的区别何在?
OTP means one time program,一次性编程
MTP means multi time program,多次性编程
OTP(One Time Program)是MCU的一种存储器类型
MCU按其存储器类型可分为MASK(掩模)ROM、OTP(一次性可编程)ROM、FLASHROM等类型。
MASKROM的'MCU价格便宜,但程序在出厂时已经固化,适合程序固定不变的应用场合;
FALSHROM的MCU程序可以反复擦写,灵活性很强,但价格较高,适合对价格不敏感的应用场合或做开发用途;
OTP ROM的MCU价格介于前两者之间,同时又拥有一次性可编程能力,适合既要求一定灵活性,又要求低成本的应用场合,尤其是功能不断翻新、需要迅速量产的电子产品。
8、单片机上电后没有运转,首先要检查什么?
首先应该确认电源电压是否正常。用电压表测量接地引脚跟电源引脚之间的电压,看是否是电源电压,例如常用的5V。
接下来就是检查复位引脚电压是否正常。分别测量按下复位按钮和放开复位按钮的电压值,看是否正确。
然后再检查晶振是否起振了,一般用示波器来看晶振引脚的波形,注意应该使用示波器探头的“X10”档。另一个办法是测量复位状态下的IO口电平,按住复位键不放,然后测量IO口(没接外部上拉的P0口除外)的电压,看是否是高电平,如果不是高电平,则多半是因为晶振没有起振。
另外还要注意的地方是,如果使用片内ROM的话(大部分情况下如此,现在已经很少有用外部扩ROM的了),一定要将EA引脚拉高,否则会出现程序乱跑的情况。有时用仿真器可以,而烧入片子不行,往往是因为EA引脚没拉高的缘故(当然,晶振没起振也是原因只一)。经过上面几点的检查,一般即可排除故障了。如果系统不稳定的话,有时是因为电源滤波不好导致的。在单片机的电源引脚跟地引脚之间接上一个0.1uF的电容会有所改善。如果电源没有滤波电容的话,则需要再接一个更大滤波电容,例如220uF的。遇到系统不稳定时,就可以并上电容试试(越靠近芯片越好)。
电子技术面试试题及答案 2
第一章:数制和码制
1.简述常见码字之间的转换(P5)
数电第一章中的知识点,考生应该详细掌握
2.数字量和数字信号、数字电路(P1)
在时间和数量上都是离散的,即幅度的变化的时间上是不连续的。并且,数值大小和每次的增减变化都是某一个最小数量单位的整数倍,而小于这个数量单位的数值没有任何物理意义。这一类的物理量称为数字量,把表示数字量的信号称为数字信号,并把工作在数字信号下的电子电路称为数字电路
3.模拟量和模拟信号、模拟电路(P1)
物理量的变化在时间上或者数值上是连续的,称为模拟量。表示模拟量的信号称为模拟信号,工作在模拟信号下的电子电路称为模拟电路
4.原码、反码、补码之间的关系以及补码的运算(整数和负数P9)
符号位:码字的首位表示符号位。0表正数,1表负数
正数:原码=反码=补码
负数:原码符号位保持不变,其余位全部取反得到反码;反码末尾+1,得到补码;
在计算机或者电路中,无直接减法运算。涉及到减法运算时,需要转为补码运算然后进行相加。进行补码运算时,注意两个加数、和的位数问题。
PS:两个同符号数相加时,它们的绝对值之和不可超过有效数字位能够表示的最大值。
5.格雷码相关知识点(P14)
1) 格雷码是无权码,无大小之分;
2) 格雷码是可靠性编码,相邻码字仅有1位变化;
3) 格雷码是绝对编码方式,具有反射特性和循环特性;
4) 格雷码可以有二进制码最高位不变,其余每位由该位二进制码和上一位异或而成;
6.说出三种可靠性编码的名称
1) 余三循环码
2) 余三码
3) 格雷码
4) 奇偶效验码
7.左移右移相当于数据运算
若码字按照从高位到地位排列,则“1”左移1位,并在低位补“0”相当于乘2;“1”右移1位,并在高位补“0”相当于除2(大家自己写一下1、2、4、8的8421码即可看出)。
PS:一定要明确码字的排列顺序;在移位的过程中一定说明低位/高位补0才相当于乘2/除2。
8.模的概念
表示计数器的容量,即能够表达十五的个数。如:4位2进制,其模位2^4;钟表的模位12.
9.字节、字、位、比特的关系
1位=1比特;1字=2字节;1字节=8位;1字=16位。
1、位
位是计算机存储的最小单位,简记为b,也称为比特(bit)计算机中用二进制中的0和1来表示数据,一个0或1就代表一位。位数通常指计算机中一次能处理的数据大小;
2、比特
比特(bit)是由英文BIT音译而来,比特同时也是二进制数字中的位,是信息量的度量单位,为信息量的最小单位;
3、字节
字节,英文Byte,是计算机用于计量存储容量的一种计量单位,通常情况下一字节等于八位,字节同时也在一些计算机编程语言中表示数据类型和语言字符,在现代计算机中,一个字节等于八位;
4、字
字是表示计算机自然数据单位的术语,在某个特定计算机中,字是其用来一次性处理事务的一个固定长度的位(bit)组,在现代计算机中,一个字等于两个字节。
计算机中的存储单位有:bit、B、KB、MB、GB、TB、PB、EB、ZB、YB、BB、NB、DB等。
这些单位中最小的单位是——位 bit (比特)(Binary Digits),一个位存放一位二进制数,即 0 或 1,它是计算机存储中最小的存储单位。
其他的单位相互之间的换算关系入下:
1 Byte(B)= 8 bit;
1 Kilo Byte(KB) = 1024B;
1 Mega Byte(MB) = 1024 KB;
1 Giga Byte (GB)= 1024 MB;
1 Tera Byte(TB)= 1024 GB;
1 Peta Byte(PB) = 1024 TB;
第二章:逻辑代数基础
10.什么是“与”?(P20)
只有决定事物结果的全部条件同时具备时,结果才发生。这种因果关系成为逻辑与,用&或乘表示。实现与运算的叫与门。类似电路中两个开关串联。
11.什么是“或”?(P20)
决定事物的结果多条件中只要有任何一个满足,结果就会发生。这种因果关系成为逻辑或,用||或+表示。实现或运算的叫或门。类型电路中两个开关并联。
12.什么是“非”?(P20)
只要条件具备了,结果便不会发生;而条件不具备时,结果就会发生。这种因果关系成为逻辑非,也叫逻辑求反。实现非运算的叫非门,又叫反相器(考生应与信号与系统中的相位改变180°的概念联系一起)
13.“异或”和“同或”
异或(xor)是一个数学运算符。它应用于逻辑运算。异或的数学符号为“⊕”,计算机符号为“xor” 。如果a、b两个值不相同,则异或结果为1。如果a、b两个值相同,异或结果为0。
“同或”是一个数学运算符,应用于逻辑运算。 其运算法则为a同或b=ab+ab(a为非a;b为非b)。同或和异或互为非运算。(数电第五版P23)
14.异或与半加运算
1) 异或与半加运算:半加器中,不考虑进位Co,A与B即为异或运算(数电第五版P192)
2) 异或与取反
A异或0=A;A异或1=A’,即取反。可用于设计减法电路。如第四章课后习题4.25,详情见讲解视频
15.什么是逻辑代数基本定理中的“代入定理”?
在任何一个包含变量A的逻辑等式中,若以另外一个逻辑式代入式中所有A的位置,则等式仍然成立。这就是所谓代入定理。因为变量A仅有0和1两种可能的状态,所以无论将A=0还是A=1代入逻辑等式,等式都一定成立。而任何一个逻辑式的取值也不外0和1两种,所以用它取代式中的A时,等式自然也成立。因此,可以把代入定理看作无须证明的公理。
16.什么是逻辑代数基本定理中的“反演定理”?
对于任意一个逻辑式Y,若将其中所有的“与”换成“或”,“或”换成“与”,0换成1,1换成0,原变量变成反变量,反变量变成原变量,则得到一个新的逻辑式即为逻辑式Y的非,这个规律称为反演定理。
17.什么是逻辑代数基本定理中的“对偶定理”?
若两个逻辑表达式相等,则他们的对偶式也相等。对偶式指的是对于任何一个逻辑式Y,若将其中的“·”换成“+”,“+”换成“·”,0换成1,1换成0,则得到一个新的逻辑式,就是Y的对偶式。
18.什么是逻辑函数?(P29)
以逻辑变量作为输入,以运算结果作为输出,那么当输入变量的取值确定之后,输出的取值便随之而定。因此,输入和输出之间是一种函数关系,这种函数关系称为逻辑函数。
19.逻辑函数有哪些表示方法?(P30)
1) 逻辑真值表:将输入变量所有的取值下对应的输出值找出来,列成表格,即可得到真值表。
2) 逻辑函数式:将输入与输出之间的逻辑关系写成与、或、非等运算的组合式,即逻辑代数式,便可得所需的逻辑函数式。
3) 逻辑图:将逻辑函数式中各变量之间的与、或、非等逻辑关系用图形符号表示出来,就可以画出表示函数关系的逻辑图。
4) 波形图(时序图):如果将逻辑函数输入变量每一种可能出现的取值与对应的输出值按照时间顺序依次排列起来,就得到了表示该逻辑函数的波形图,又称时序图。
20.逻辑函数的两种标准形式——最小项(P35)
最小项:n个变量的逻辑乘,即与形式,每个变量以原变量或者反变量的形式出现一次。n个变量共有2n个最小项。用m表示,如ABC,表示为m0。
21.最小项的性质(P36):
1) 对于n个变量来说,若给定这些变量确定的值,那么2n个最小项中仅有一组值为1;
2) 全部最小项之和恒等于1;
3) 任意两个最小项之积等于0;
4) 具有相邻性的两个最小项之和可以合并成一项并消去一对因子。
22.逻辑函数的两种标准形式——最大项(P36)
最大项:n个变量的逻辑和,即或形式,每个变量以原变量或者反变量的形式出现一次。n个变量共有2n个最大项。用M表示,如A+B+C,表示为M0
23.最大项的性质(P37):
1) 2n个最大项中仅有一组值为0,其余全为1;
2) 全部最大项之积恒等于0;
3) 任意两个最大项之和等于1;
4) 只有一个变量不同的两个最大项的乘积等于各相同变量之和。
24.最小项和最大项之间的关系
最小项的反是最大项,最大项的'反是最小项,二者互为取反的关系。
25.逻辑函数的化简方法(P39)
1) 公式化简法,包括:并项法、吸收法、消项法、消因子法、配项法;
2) 卡洛图法
26.卡洛图的化简步骤
PS:卡洛图化简结果不唯一
27.卡洛图化简的特点(P48)
卡洛图化简具有直观、简单的优点,但同时存在很大的局限性。首先,当输入逻辑变量较多时,便失去了直观的优点;其次,在许多情况下,要凭设计者的经验确定如何合并才可得到最优的化简结果,不便借助计算机完成简化工作
28.奎恩-麦克拉斯基化简法(Q-M法)原理(P48)
Q-M化简法基本原理通过合并相邻最小项并消去多余因子而球的逻辑函数的最简与或式。
29.奎恩-麦克拉斯基化简法(Q-M法)步骤(P49)
1) 将函数化为最小项之和形式,列出最小项编码表;
2) 按包含1的个数,将最小项分组;
3) 合并相邻的最小项;
4) 选择最少的乘积项;
30.什么是约束项、任意项、无关项(P52)
1) 逻辑变量之间的约束关系称为约束,即把不允许出现的对应组合对应的最小项称为约束项,约束项在不同的情况下用不同的字母来表示,在与或表达式当中用d来表示,在或与表达式当中用D来表示;
2) 逻辑函数中,对应于变量的某些取值,函数的值可以是任意的,也就是说不影响函数值的输入,这些变量的取值对应的最小项称为任意项,任意项在用卡诺图设计电路非常有用,由于该项可以取1,也可以取0;
3) 逻辑函数中,无关项是任意项和约束项的统称,是指在变量的某些取值下,函数的值是任意的,或者这些取值根本不会出现,这些变量取值所对应的最小项。在表达式中“无关项”用“d”表示,在真值表或卡诺图中用“×”号或“Φ”表示。
31.无关项在化简逻辑函数中的应用
化简过程中,加入的无关项应与函数式中尽可能多的最小项具有逻辑相邻性。然后在合并的过程中,究竟把无关项当成1还是0,应以得到的相邻最小项矩形组合最大、而矩形组合数量最少为原则。
32.逻辑函数的化简标准
(1)逻辑函数的代数法化简:有吸收法、配项法、合并法、消去法、 冗余法等。
(2)逻辑函数的卡诺图法化简:
第一、将函数化为最小项之和的形式,然后做函数的卡洛图,确定卡洛图方格矩阵
第二、画卡洛圈(要遵循卡洛圈最少,最大的原则)
第三、写逻辑表达式(相同变量留下,不同变量去掉)
(3)Q-M法化简逻辑函数,也叫列表化简法:本质上是通过相邻最小项消去多余因子,求逻辑函数。
电子技术面试试题及答案 3
1、同步电路和异步电路的区别是什么?
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。
2、什么是线与逻辑,要实现它,在硬件特性上有什么具体要求?
将两个门电路的输出端并联以实现与逻辑的功能成为线与。在硬件上,要用OC门来实现,同时在输出端口加一个上拉电阻。由于不用OC门可能使灌电流过大,而烧坏逻辑门。
3、解释setup和hold time violation,画图说明,并说明解决办法。
Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。
保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。
建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
4、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)
在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的.时间不一致叫竞争。
产生毛刺叫冒险。判断方法:代数法、图形法(是否有相切的卡诺圈)、表格法(真值表)。如果布尔式中有相反的信号则可能产生竞争和冒险现象。
冒险分为偏“1”冒险和偏“0”冒险
解决方法:一是添加布尔式的消去项;二是在芯片外部加电容;三是加入选通信号。
5、名词:SRAM、SSRAM、SDRAM?
(SRAM:静态RAM; DRAM:动态RAM; SSRAM:Synchronous Static Random Access Memory同步静态随机访问存储器。它的一种类型的SRAM。SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。这一点与异步SRAM不同,异步SRAM的访问独立于时钟,数据输入和输出都由地址的变化控制。SDRAM:Synchronous DRAM同步动态随机存储器
6、FPGA和ASIC的概念,他们的区别。
答案:FPGA是可编程ASIC。ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与门阵列等其它ASIC(Application Specific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点。
7、锁存器、触发器、寄存器三者的区别?
触发器:能够存储一位二值信号的基本单元电路统称为“触发器”。
锁存器:一位触发器只能传送或存储一位数据,而在实际工作中往往希望一次传送或存储多位数据。为此可把多个触发器的时钟输入端CP连接起来,用一个公共的控制信号来控制,而各个数据端口仍然是各处独立地接收数据。这样所构成的能一次传送或存储多位数据的电路就称为“锁存器”。
寄存器:在实际的数字系统中,通常把能够用来存储一组二进制代码的同步时序逻辑电路称为寄存器。由于触发器内有记忆功能,因此利用触发器可以方便地构成寄存器。由于一个触发器能够存储一位二进制码,所以把n个触发器的时钟端口连接起来就能构成一个存储 n位二进制码的寄存器。
区别:从寄存数据的角度来年,寄存器和锁存器的功能是相同的,它们的区别在于寄存器是同步时钟控制,而锁存器是电位信号控制。
可见,寄存器和锁存器具有不同的应用场合,取决于控制方式以及控制信号和数据信号之间的时间关系:若数据信号有效一定滞后于控制信号有效,则只能使用锁存器;若数据信号提前于控制信号到达并且要求同步操作,则可用寄存器来存放数据。
8、什么是同步逻辑和异步逻辑?
同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。
9、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?
常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。
10、如何解决亚稳态?
答:亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在亚稳态期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。
解决方法主要有:
(1)降低系统时钟;
(2)用反应更快的触发器(FF),锁存器(LATCH);
(3)引入同步机制,防止亚稳态传播;
(4)改善时钟质量,用边沿变化快速的时钟信号;
(5)使用工艺好、时钟周期裕量大的器件。
【电子技术面试试题及答案】相关文章:
2023年电工面试题及答案02-07
photoshop试题「附答案」01-09
iq测试题及答案08-07
excel试题2023「附答案」09-12
最新检验技师模拟试题及答案01-31
建筑电工考试试题及答案08-30
2023电工测试题及答案07-20
中级导游考试试题及答案11-09
证券从业资格模拟试题及答案02-02