计组名词解析

计组名词解析 | 楼主 | 2016-07-14 04:48:03 共有3个回复
  1. 1计组名词解析
  2. 2计算机组成原理(名词解析)
  3. 3会计名词解析

摘要:硬件中断由于硬件中断请求而产生的中断,运算器内部的核心部件可以对各种数据进行加工,微命令用于控制微操作执行的命令称为微命令,全加器由个操作数和个从低位的进位所产生的二进制加法器。以下是小编整理的3篇最新计组名词解析范文,欢迎参阅!

计组名词解析2016-07-14 04:45:39 | #1楼回目录

本名词解析和大题纯属野生小熊猫辛雯整理,当然不保证一定会考到,但是基本上已经是我看过比较高频的名词解析和大题。整理出来攒人品咯,大家考试都要加油哦

计组第五章

名词解释

程序中断:CPU正在执行程序的时候被打断,转而处理执行一些随机事件的中断响应,执行处理完后返回CPU继续执行原来的程序。

软中断:由于软中断请求而产生的中断。

实时处理:在事件发生的实际时间内及时处理完事件。

硬件中断:由于硬件中断请求而产生的中断。

强迫中断:由于故障或者外设请求而产生的中断,是强迫产生的中断。

自愿中断:是在编写程序中产生的,能在程序的任意一个地方执行,转而去执行一些特定的功能或任务,再回到原来的程序中。

内中断:计算机内部所发出的中断。

外中断:由于计算机一些外设发出中断请求而产生的中断。

可屏蔽中断:CPU中有一些屏蔽字来开启或禁用中断,中断请求是否响应参照CPU的中断开/关。

非可屏蔽中断:此中断请求无视CPU中的屏蔽字,中断请求是否响应不参照CPU的中断开/关。

中断屏蔽:通过设置CPU中的屏蔽字来确定是否开启或禁用中断。

现场保护:使用一些中断服务程序的时候,可能会使用到某些寄存器,为了防止这些寄存器内原有的内容被破坏而将其存储起来,称为现场保护。

计组第三章

名词解释:

运算器:CPU内部的核心部件,可以对各种数据进行加工。

控制器:CPU内部的核心部件,能产生各种控制命令,控制主机的运行状态。

通用寄存器:CPU中的一些存储器,能存放各种数据,并且能被CPU直接存龋

暂存器:为了防止寄存器中的数据被破坏,用来存放一些计算的中间结果的寄存器称为暂存器。

指令寄存器IR:用于存放现行执行指令的寄存器称为指令寄存器IR。

程序计数器PC:用于存放指向指令存储单元的地址的寄存器。

程序状态字PSW:用于存放程序的现行状态和指示程序工作方式。

时序系统:用于产生时序信号的部件称为时序系统。

微命令:用于控制微操作执行的命令称为微命令。

主设备:用于申请并获得系统总线权限的设备称为主设备。

从设备:用于响应主设备请求,并且与主设备进行信息交换的设备称为从设备。 全加器:由2个操作数和1个从低位的进位所产生的二进制加法器。 并行加法器:由多个全加器产生的多位数加法器称为并行加法器。

进位链:由进位信号传递通路而产生的硬件逻辑电路。

指令周期:从取指令开始到执行指令完毕所经过的全部时间称为指令周期。

工作周期:在指令周期中的某一阶段,如取指令,所花费的所有时间称为工作时间。 时钟周期:CPU执行一部操作所需要的时间称为时钟周期。

微指令周期:从将微指令取出到执行完微指令所花费的所有时间称为微指令周期。

总线周期:系统总线进行一次总线传输所花费的时间称为总线周期。

微指令:将微命令分解成一串代码,这串代码称为微指令。

微程序:由若干条微命令组成,并且能解释执行机器指令。

增量方式:取得微地址的一种方式,以顺序执行的方式,在现行地址的基础上加上增量即为后续地址。

断定方式:取得微地址的一种方式,采用直接给出或者测试断定的方式给出后续地址。 溢出:指操作结果大于机器数能表示范围的现象。

ALU:算术逻辑单元,是CPU中的重要部分,是一个用于运算的加法器。

问答题:

同步控制和异步控制的特点及应用场合?

同步控制:

1.有明显的时序时间的划分(如周期)等2.时序周期的时间相同3.各个步骤的交接和各个部件的通信采用的是同步定时控制

运用在CPU的内部,主机内部或者系统总线

异步控制:

1.没有明显的时序时间的划分2.各个步骤的交接和各个部分的通信采用的是异步应答方式 运用在异步总线上

组合逻辑控制与微程序控制的优缺点和应用场合?

组合逻辑控制是通过硬件逻辑电路来产生微命令的。

优点是快,缺点是1.设计不规整,不易实现自动化2使用硬件逻辑,不易扩展功能. 应用场合是小型或者高速计算机

微程序控制是通过产生微指令来产生微命令的。

优点是:1.设计规整,易于设计 2.性价比高 3.易于进行指令扩展4.结构整齐,可靠性高 缺点是慢

应用场合是普通PC

计组第四章

名词解释:

高速缓存:位于主存与CPU之间,用于存放当前最活跃的程序与数据,是主存中局部部分的副本。

虚拟存储器:通过操作系统的支持,在主存和辅存这一层次上,产生一个比主存要大的多的用户可操作的虚拟存储空间。

非易失性:指存储器在断电后还能够长久保持数据的能力。

再生:当读取破坏性读取存储器的数据之后对存储器的数据进行重写的过程称为再生。 SRAM:静态存储器,通过双稳态触发器的两个稳定状态来存储信息,特点是快。

DRAM:动态存储器,通过电容中的电荷多少来存储,由于电荷会泄露,所以需要定时刷新。 EPROM:可擦除存储器,通过+25V写入程序,在+5V时可读出程序,紫外线可擦除存储器中的内容。

E2PROM:电可擦除存储器,通过专用的写入器加压可以重新写入信息。

编址地址:在一个指令给出的地址码可以同时进行读出或者写入的位数组合成为编址地址。 单元地址:存储器的组织将存储器划为若干个单元,每个单元都有一个编码,该编码称为单元地址。

字节地址:8位的单元地址成为字节地址。

字地址:16位的单元地址称为字地址。

存取周期:在对存储器连续读取信息的时候,完整的一次存取所花的全部时间称为存取周期。 动态刷新:在动态存储器中,给存储信息为“1”的电容补充电荷的过程。

码距:在这种码制中合法码字的最小距离称为码距。

不归零-1制:写入“0”是不改变电流方向,在写入“1”时电流方向翻转。

调相制:写入“0”是电流进行负跳变,写入“1”时电流进行正跳变。

调频制:在写入“0”时电流不改变方向,在写入“1”时在位单元中间电流更改一次方向。 改进式调频制度:在写入“1”时在位单元中间电流更改一次方向,在写入连续两个“0”时,在其间隔处电流改变一次方向。

直接映象:将主存与Cache分为若干个页,主存中的每一页都能复制到CACHE的每一页中,这种映象叫做直接映象。

全相连映象:将主存与Cache分为若干个页,主页中的每一页都能映象到Cache的每一页中,这种映象方式叫做全相连。

组相连映象:将主存与Cache分为若干个组,主存中的每一组的页数都在Cache中的组数相同,主存中的每一页都能在CHACE中找到相应的组的编号,这种映象方式为组相连映象。 虚拟空间:通过系统支持,在主存-辅存这一层次产生一个比主存大的,用户可使用的软件可编程的虚拟存储空间。

Cache的特点:1.存储空间小 2.存储速度快 3.成本比主存高 4.CPU可以直接存取

磁记录方式的自同步能力指的是在自身读取信号序列的时候获取同步信息的能力,而不是靠外界来获取同步信息的。它的意义在于可以提高读取速度和存储密度。有PE\ MF\M2F 群码制等方式使用这种方法。

群码制:群码制指的是一种当在编码时,不能出现超过连续两个相同的“0”的时候,再用不归零-1的方式写入。

集中刷新:动态存储器的一种刷新策略,在2ms中产生若干次刷新周期。

分散刷新:动态存储器的一种刷新策略,在2MS中的前半部分用于正常的读写和保存,后半部分用于刷新。

异步刷新:动态存储器的一种刷新策略,以行数来确定刷新周期的个数,再把这些周期平均分配到2MS中。

计组第一章

名词解释

数字计算机:一种以存储程序为工作方式,连续自动的处理数字化信息的快速工具。 硬件:泛指一切计算机中的实体设备,如CPU、存储器等。

软件:泛指一切程序和文档。

CPU:即中央处理器,计算机的核心部件,由运算器和控制器组成。

主存储器:位于主机内部,用于保存CPU所使用的程序和文档的存储器。

外存储器:位于主机外部,用于联机保存大量信息,但是CPU暂时不使用的程序和文档。 外部设备:位于主机外部,用于与主机进行信息通信的输入或输出设备。

数字的信息化表示方法:1.用数字代码表示各种各样的信息2.用数字信号来表示数字代码 存储程序的工作方式:1.事先编写程序 2.事先存储程序 3.连续、自动的执行程序 脉冲信号:时间上离散的信号,用脉冲的有无来表示状态。

电平信号:空间上离散的信号,用电平的高低来表示状态。

物理机:能够执行机器语言程序的实际的计算机。

虚拟机:用软件配置的,扩展机器功能所形成的计算机。

总线:一组能被多个部件分时共用的数据传输线。

数据通路宽度:指系统总线传输一次数据的位数。

数据传输率:指系统总线1秒钟能够传输的数据量。

接口:泛指两个部件的交接部位。

通道:1有专用的通道指令,2能够管理IO设备的部件。

字长:进行一次定点运算的操作数的位数。

问答题

数字计算机的特点

1.能够自动连续的执行程序

2.运算速度快,运算精度高

3.存储容量大,通用性好

计算机的性能指标: 机器字长 存储容量 运算速度 传输速度 外部设备

冯诺依曼的思想

1.用二进制数来表示各种各样的信息

2.用程序存储的工作方式

3.由五大部件构成 运算器 控制器 存储器 输入设备 输出设备

计组第2章

名词解释:

机器数:在计算机内部的,连符号位也一起数码化的字符序列称为机器数。

原码:最高位为符号位(1为正,0为负),其他位数为数的绝对值的数码序列为原码。 补码:机器数的一种,正数就与原码相同,负数就为原码除符号位以外变反加1。

规格化浮点数:浮点数的带符号定点尾数部分,若R=2时,绝对值在1/2≤M<1的范围内数称为规格化浮点数。

机器指令:由一串0、1代码组成的,能够被计算机直接识别和执行的指令称为机器指令。 指令系统:能被计算机执行的全部指令称为指令系统。

显地址:指令直接给出地址部分,如在地址部分写明操作数的主存位置或者寄存器号。 隐地址:指令不直接给出地主部分,地址以隐含方式约定,这种约定称为隐地址。 寻址方式:指令的操作数或操作数地址由哪种方式给出。

立即寻址:指令中的地址部分直接给出操作数,在取指令的时候能够立即获得操作数。 直接寻址:指令中的地址部分直接给出操作数的地址,在执行该地址的时候可到主存中找到该操作数进行读出或写入。

寄存器寻址:指令的地址部分直接给出寄存器号,在执行该指令时能从该寄存器号的寄存器中读出或写入操作数。

间接寻址:一种寻址方式,指令中的地址码以间接地址的形式给出。

间址单元:在间接寻址中,指令中给出的地址码部分称为间址单元。

寄存器间址:指令中的地址部分给出的寄存器号,通过访问该寄存器号的寄存器能够得到操作数地址,通过访问操作数的地址获得操作数对其进行读写。

变址寻址:指令中的地址部分给出形式地址,指定一个寄存器作为变址寄存器,将变址寄存器的内容与形式地址相加即可获得操作数地址,通过访问操作数的地址获得操作数对其进行读写。

基址寻址:指令中的地址部分给出形式地址,指定一个寄存器作为基址寄存器,将变址寄存器的内容与形式地址相加即可获得操作数地址,通过访问操作数的地址获得操作数对其进行读写。

相对寻址:程序计数器的PC作为基准地址,而指令中的地址部分给出的形式地址作为偏移量,相加即可获得操作数地址,通过访问操作数的地址获得操作数对其进行读写。

大题

对IO设备的编址方法有哪几种?

2种

http://oh100.com 独立编址

http://oh100.com 设备与主存统一编址

I/0指令的设置方式有哪几种?

3种

1.单独设置I/O指令

2.通过通用的数据传输指令

http://oh100.com 处理机

计算机组成原理(名词解析)2016-07-14 04:45:31 | #2楼回目录

计算机组成原理(名词解析)

第一章概论

1、 主机:主机中包含了除输入输出设备以外的所有电路部件,是一个能够独立工作的系统。

2、 CPU:中央处理器,是计算机的核心部件,同运算器和控制器构成。

3、 运算器:计算机中完成运算功能的部件,由ALU和寄存器构成。

4、 ALU:算术逻辑运算单元,执行所有的算术运算和逻辑运算。

5、 外围设备:计算机的输入输出设备,包括输入设备,输出设备和外存储设备。

6、 数据:编码形式的各种信息,在计算机中作为程序的操作对象。

7、 指令:是一种经过编码的操作命令,它指定需要进行的操作,支配计算机中的信息传递以及主机与输入输出设备之间的信息传递,是构成计算机软件的基本元素。

8、 透明:在计算机中,从某个角度看不到的特性称该特性是透明的。

9、 位:计算机中的一个二进制数据代码,计算机中数据的最小表示单位。

10、 字:数据运算和存储的单位,其位数取决于具体的计算机。

11、 字节:衡量数据量以及存储容量的基本单位。1字节等于8位二进制信息。

12、 字长:一个数据字中包含的位数,反应了计算机并行计算的能力。一般为8位、16位、32位或64位。

13、 地址:给主存器中不同的存储位置指定的一个二进制编号。

14、 存储器:计算机中存储程序和数据的部件,分为内存和外存。

15、 总线:计算机中连接功能单元的公共线路,是一束信号线的集合,包括数据总线、地址总线和控制总线。

16、 硬件:由物理元器件构成的系统,计算机硬件是一个能够执行指令的设备。

17、 软件:由程序构成的系统,分为系统软件和应用软件。

18、 兼容:计算机部件的通用性。

19、 软件兼容:一个计算机系统上的软件能在另一个计算机系统上运行,并得到相同的结果,则称这两个计算机系统是软件兼容的。

20、 程序:完成某种功能的指令序列。

21、 寄存器:是运算器中若干个临时存放数据的部件,由触发器构成,用于存储最频繁使用的数据。

22、 容量:是衡量容纳信息能力的指标。

23、 主存:一般采用半导体存储器件实现,速度较高、成本高且当电源断开时存储器的内容会丢失。

24、 辅存:一般通过输入输出部件连接到主存储器的外围设备,成本低,存储时间长。

25、 操作系统:主要的系统软件,控制其它程序的运行,管理系统资源并且为用户提供操作界面。

26、 汇编程序:将汇编语言程序翻译成机器语言程序的计算机软件。

27、 汇编语言:采用文字方式(助记符)表示的程序设计语言,其中大部分指令和机器语言中的指令一一对应,但不能被计算机的硬件直接识别。

28、 编译程序:将高级语言程序转换成机器语言程序的计算机软件。

29、 解释程序:解释执行高级语言程序的计算机软件,解释并立即执行源程序的语句。

30、 系统软件:计算机系统的一部分,进行命令解释、操作管理、系统维护、网络通信、软件开发和输入输出管理的软件,与具体的应用领域无关。

31、 应用软件:完成应用功能的软件,专门为解决某个应用领域中的具体任务而编写。

32、 指令流:在计算机的存储器与CPU之间形成的不断传递的指令序列。从存储器流向控

7

制器。

33、 数据流:在计算机的存储器与CPU之间形成的不断传递的数据序列。存在于运算器与存储器以及输入输出设备之间。

第二章数据编码和数据运算

1、 原码:带符号数据表示方法之一,一个符号位表示数据的正负,0代表正号,2代表负号,其余的代表数据的绝对值。

2、 补码:带符号数据表示方法之一,正数的补码与原码相同,负数的补码是将二进制位按位取反后在最低位上加1。

3、 反码:带符号数据的表示方法之一,正数的反码与原码相同,负数的反码是将二进制位按位取反。

4、 移码:带符号数据表示方法之一,符号位用1表示正,0表示负,其余位与补码相同。

5、 阶码:在浮点数据编码中,表示小数点的位置的代码。

6、 尾数:在浮点数据编码中,表示数据有效值的代码。

7、 基数:在浮点数据编码中,对阶码所代表的指数值的数据,在计算机中是一个常数,不用代码表示。

8、 机器零:在浮点数据编码中,阶码和尾数都全为0时代表的0值。

9、 上溢:指数的绝对值太大,以至大于数据编码所能表示的数据范围。

10、 下溢:指数的绝对值太小,以至小于数据编码所能表示的数据范围。

11、 规格化数:在浮点数据编码中,为使浮点数具有唯一的表示方式所作的规定,规定尾数部分用纯小数形式给出,而且尾数的绝对值应大于1/R,即小数点后的第一位不为零。

12、 Booth算法:一种带符号数乘法,它采用相加和相减的操作计算补码数据的乘积。

13、 海明距离:在信息编码中,两个合法代码对应位上编码不同的位数。

14、 冯.诺依曼舍入法:浮点数据的一种舍入方法,在截去多余位时,将剩下数据的最低位置1。

15、 检错码:能够发现某些错误或具有自动纠错能力的数据编码。

16、 纠错码:能够发现某些错误并且具有自动纠错能力的数据编码。

17、 海明码:一种常见的纠错码,能检测出两位错误,并能纠正一位错误。

18、 循环码:一种纠错码,其合法码字移动任意位后的结果仍然是一个合法码字。

第三章存储系统

1、 RAM:随机访问存储器,能够快速方便的访问地址中的内容,访问的速度与存储位置无关。

2、 ROM:只读存储器,一种只能读取数据不能写入数据的存储器。

3、 SRAM:静态随机访问存储器,采用双稳态电路存储信息。

4、 DRAM:动态随机访问存储器,利用电容电荷存储信息。

5、 EDO DRAM:增强数据输出动态随机访问存储,采用快速页面访问模式并增加了一个数据锁存器以提高数据传输速率。

6、 PROM:可编程的ROM,可以被用户编程一次。

7、 EPROM:可擦写可编程的ROM,可以被用户编程多次。靠紫外线激发浮置栅上的电荷以达到擦除的目的。

7

8、 EEPROM:电可擦写可编程的ROM,能够用电子的方法擦除其中的内容。

9、 SDRAM:同步型动态随机访问存储器,在系统时钟控制下进行数据的读写。

10、 快闪存储器:一种非挥发性存储器,与EEPROM类似,能够用电子的方法擦除其中的内容。

11、 相联存储器:一种按内容访问的存储器,每个存储单元有匹配电路,可用于是cache中查找数据。

12、 多体交叉存储器:由多个相互独立、容量相同的存储体构成的存储器,每个存储体独立工作,读写操作重叠进行。

13、 访存局部性:CPU的一种存特性,对存储空间的90%的访问局限于存储空间的10%的区域中,而另外10%的访问则分布在90%的区域中。

14、 直接映象:cache的一种地址映象方式,一个主存块只能映象到cache中的唯一一个指定块。

15、 全相联映象:cache的一种地址映象方式,一个主存块可映象到任何cache块。

16、 组相联映象:cache的一种地址映象方式,将存储空间分成若干组,各组之间用直接映象,组内各块之间用全相联映象。

17、 全写法(写直达法):cache命中时的一种更新策略,写操作时将数据既写入cache又写入主存,但块更时不需要将调出的块写回主存。

18、 写回法:cache命中时的一种更新策略,写cache时不写主存,而当cache数据被替换出去时才写回主存。

19、 按写分配:cache不命中时的一种更新策略,写操作时把对应的数据块从主存调入cache。

20、 不按写分配:cache不命中时的一种更新策略,写操作时该地址的数据块不从主存调入cache。

一般写回法采用按写分配法,写直达法则采用不按写分配法。

21、 虚拟存储器:在内存与外存间建立的层次体系,使得程序能够像访问主存储器一样访问外部存储器,主要用于解决计算机中主存储器的容量问题。

22、 层次化存储体系:把各种不同存储容量、不同访问速度、不同成本的存储器件按层次构成多层的存储器,并通过软硬件的管理将其组成统一的整体,使所存储的程序和数据按层次分布在各种存储器件中。

23、 访问时间:从启动访问存储器操作到操作完成的时间。

24、 访问周期时间:从一次访问存储的操作到操作完成后可启动下一次操作的时间。

25、 带宽:存储器在连续访问时的数据吞吐率。

26、 段式管理:一种虚拟存储器的管理方式,把虚拟存储空间分成段,段的长度可以任意设定,并可以放大或缩校

27、 页式管理:一种虚拟存储器的管理方式,把虚拟存储空间和实际存储空间等分成固定容量的页,需要是装入内存,各页可装入主存中不同的实际页面位置。

28、 段页式管理:一种虚拟存储器的管理方式,将存储空间逻辑模块分成段,每段又分成若干页。

29、 块表:主存-cache地址映像机制,由查块表判定主存地址的存储单元是否在cache中以及在cache中的位置。

30、 页表:页式虚拟存储器管理用的地址映象表,其中包括每个页的主存页号、装入位和访问方式等。

31、 段表:段式虚拟存储器管理用的地址映象表,其中包括每个段的基地址、段长、装入位和访问方式等。

32、 固件:固化在硬件中的固定不变的常用软件。

第四章指令系统

1、 指令系统:计算机中各种指令的集合

2、 计算机指令:计算机硬件能识别并能直接执行操作的命令,描述一个基本操作.

3、 指令编码:将指令分成操作码和操作数地址码的几个字段来编码.

4、 指令格式:指定指令字段的个数,字段编码的位数和编码的方式.

5、 立即数:在指令中直接给出的操作数

6、 指令字长度:一个指令字所占有的位数.

7、 助记符:用容易记忆的符号来表示指令中的操作码和操作数.

8、 汇编语言:采用文字方式(助记符)表示的程序设计语言,其中大部分指令和机器语言中的指令一一对应,但是不能被计算机的硬件直接识别。

9、 伪指令:汇编语言程序所提供的装入内存中的位置信息,表示程序段和数据段开始信息及结束信息等.且不转换成2进制机器指令.

10、 小数端:将最低字节存到小地址位置.

11、 堆栈:数据的写入写出不需要地址,按先进后出的顺序读取数据的存储区.

12、 操作数寻址方式:指令中地址码的内容及编码方式.

13、 系统指令:改变计算机系统的工作状态的指令.

14、 特权指令:改变执行特权的指令,用于操作系统对系统资源的控制.

15、 自陷指令:特殊的处理程序,又叫中断指令.

16、寻址方式:对指令的地址码进行编码,以得到操作数在存储器中的地十的方式。

17、相对转移:一种形成转移目标地址的方式,转移指令的目标指令地址是由PC寄存器的值加上一个偏移量形成的。

18、绝对转移:一种形成才转移目标地址的方式,转移指令的目标指令地址是由有效地址直接指定,与PC寄存器的内容无关。

19、无条件转移:一种转移指令类型,不管状态如何,一律进行转移操作。

20、条件转移:一种转移指令类型,根据计算机中的状态决定是否转移。

第五章控制器

1、 指令周期:从一条指令的启动到下一条指令的启动的间隔时间。

2、 机器周期:指令执行中每一步操作所需的时间。

3、 指令仿真:通过改变微程序实现不同机器指令系统的方式,使得在一种计算机上可以运行另一种计算机上的指令代码。

4、 指令模拟:在一种计算机上用软件来解释执行另一种计算机的指令。

5、 硬连线逻辑:一种控制器逻辑,用一个时序电路产生时间控制信号,采用组合逻辑电路实现各种控制功能。

6、 微程序:存储在控制存储中的完成指令功能的程序,由微指令组成。

7、 微指令:控制器存储的控制代码,分为操作控制部分和顺序控制部分。

8、 微操作:在微程序控制器中,执行部件接受微指令后所进行的操作。

9、 微地址:微每时令在控制存储器中的存储地址。

10、 水平型微指令:一次能定义并执行多个并行操作控制信号的微指令。

11、 型微指令:一种微指令类型,设置微操作码字段,采用微操作码编码法,由微操作码规定微指令的功能。

12、 控制存储器:微程序型控制器中存储微指令的存储器,通常是ROM。

13、 控制存储器的容量取决于指令的数量,每条指令的微程序长度和微指令代码的利用率。

第六章系统总线

1、 猝发转输方式:在一个总线周期内传输存储地址连续的多个数据字的总线传输方式。

2、 四边沿协议(全互锁):全互锁的总线通信异步方式,就绪信号和应答信号的上升边沿和下降边沿都是触发边沿。

3、 码元:信息传输通道中,携带数据信息的信号单元。

4、 波特率:码元传输速率,每秒通过信道传输的码元数。(传的是信号)

5、 比特率:信息位传输速率,每秒钟通过信道传输的有效信息量。(传的是信息)

6、 UART:通用异步接收器/发送器,一种典型的集成电路异步串行接口电路。

7、 主设备:获得总线控制权的设备

8、 从设备:被主设备访问的设备。

9、 总线事务:从总线的请求到完成总线的使用的操作序列。

10、 总线协议:总线通信同步方式规则,规定实现总线数据传输的定时规则。

11、 链式查询方式(菊花链方式):各申请总线的设备合用一条总线作为请求信号线,布总线控制设备的响应信号线则串接在各设备间。

12、 计数器定时查询方式:集中式总线裁决方式之一,设备要求使用总线时通过一条公用请求线发出,总线控制器按计数的值对各设备进行查询。

13、 独立请求方式:集中式总线裁决方式之一,每一个设备都有一个独立的总线请求信号线送到总线控制器,控制器也给各设备分别发送一个总线响应信号。

14、 系统总线:处理器总线,连接处理器和主存,是计算机系统的主干。

15、 数据帧:串行数据传输的位格式,包括起始位,数据位,校验位,结束位和空闲位。

16、 串行传输:是指数据的传输在一条线路上按位进行。(只需一条数据传输线,线路的成本低,适合于长距离的数据传输)

17、 并行传输:每个数据位都需要单独一条传输线,所有的数据位同时进行传输。(在采用

并行传输方式的总线中,除了有传输数据的线路外,还可以具有传输地址和控制信号的线路,地址线用于选择存储单元和设备,控制线用于传递操作信号)

18、 复合传输:又称总线复用的传输方式,它使不同的信号在同一条信号线上传输,不同的信号在不同的时间片中轮流地身总线的同一条信号线上发出。(它与并串传输的区别在于分时地传输同一数据源的不同信息。)

19、 消息传输方式:总线的信息传输方式之一,将总线需要传送的数据信息、地址信息、和控制信息等组合成一个固定的数据结构以猝发方式进行传输。

第七章输入输出系统

1、 统一编址:就是将外围设备中的控制寄存器、数据寄存器、状态寄存器和内存单元一起

编排地址。

2、 单独编址:采用内存地址空间和外围设备的地址空间分开编排地址。

3、 中断:是一种在发生了一个外部的事件时调用相应的处理程序的过程。

4、 多级中断:计算机在处理中断的过程中也能够禁止某些外部中断请求而允许另一些中断

请求。

5、 中断屏蔽:在处理中断时阻止其他中断的过程。

6、 DMA:称为直接存储器访问,是指数